新思科技(Synopsys)旗下佈局繞線(place and route)解決方案IC Compile II,以及Galaxy Design Platform數位和客制化設計工具,雙雙獲台積電(TSMC)10奈米FinFET(N10FF)V0.9版本的認證,同時預計將於今年第四季完成現正進行中的V1.0版本認證程序。

IC Compiler II為新思科技先進設計佈局繞線方案IC Compiler的新一代產品,可進一步加強設計生產力,並滿足台積電對產品認證的高品質成果(QoR)要求。 IC Compiler II是專為縮短設計生產週期(design turnaround)所打造的佈局繞線解決方案,其全新的創新技術架構涵蓋資料模型、元件庫以及功能更強大的核心引擎(code engine),可將多核(multi-code)和多機(multi-machine)擴充性最大化。此外,已取得專利的調適性資料萃取(adaptive abstraction)及緊密的資料封裝(data encapsulation)技術,可執行大型積體電路設計規畫任務,並同時加快實作的時程。

除此之外,新思科技Galaxy Design Platform數位和客制化設計工具也取得台積電10奈米FinFET(N10FF)製程V0.9版本的認證。經此認證,晶片設計工程師可將IC Compiler II的高效能(throughput)充份運用在台積公司的10奈米製程中;而第V1.0版本的認證程序也預計將於今年第四季完成。

獲驗證平台所提供的技術包括:繞線規則、實體驗證程序執行檔(physical verificationrunset)、準確簽核(signoff-accurate)萃取技術檔案與SPICE相關的統計時序分析(statistical timing analysis),以及針對FinFET製程的可相互操作製程設計套件(interoperable process design kits,iPDKs)等。

此次認證延續了台積電與新思科技長久的合作關係,也將使系統單晶片(SoC)設計人員得以在10奈米製程中達到最優異的功率、性能和麵積成果。

arrow
arrow
    全站熱搜

    Shacho San 發表在 痞客邦 留言(0) 人氣()