ARM 與新思科技(Synopsys)近日簽署一項多年期協定,擴大新思科技使用 ARM IP 及相關技術的範疇,有助於在以 ARM 架構為基礎的 SoC 晶片設計上,使用新思科技的先進優化設計工具及方法論。

藉由上述協定,新思科技在晶片製造前(pre-production)就能取得 ARM Cortex 處理器應用在ARM v8-A和v7-A架構、ARM Mali GPUs、ARM CoreLink系統IP、ARM ArtisanR實體(physical)IP和ARM POP IP等相關資訊,以加速晶片設計實作流程。

基於雙方超過二十年的合作關係,及先前雙方所簽署的ARMv7-A 處理器及相關IP 授權協定的基礎,此次新的協定讓新思科技得以針對以ARM架構為基礎的SoC設計流程和工具進行優化,以協助設計人員滿足產品功耗、效能和面積的需求,同時降低成本並縮短上市時程。

藉由這項合作協定,新思科技可開發並提供優化的tool script給安謀的合作夥伴,並針對利用ARM IP所開發出來的設計流程,提供相關的Synopsys設計工具之教育訓練。此協定也確保取得ARM最新核心的授權客戶,在準備進行設計專案時,能使用到新思科技優化的設計工具和方法論。

新思科技的工具與ARM IP的緊密結合,讓目前市場上眾多的產品開發者受益。此優化的設計流程有助將先進的FinFET及SOI製程技術,應用到現有的製程技術上,以因應包括穿戴式、行動式、網路及伺服器等創新應用的開發。

當客戶採用ARM處理器、程式庫、POP IP的參考實作(Reference Implementations,RIs),輔以新思科技Galaxy實作工具時,將可實現晶片功耗、效能和面積的優化處理。透過實作與工具優化的整合,已協助採用Cortex-A57 CPU、Cortex-A53 CPU 和Mali-T760 GPU等ARM IP的客戶,成功完成多次投片(tapeout)試產。

使用新思科技VCSR功能驗證和ZeBu硬體模擬(emulation)解決方案的設計人員,不但能受惠於ARM處理器的強化效能,還能藉由支援ARM Cortex處理器的資源,在Verdi除錯平台上進行軟硬體除錯。驗證工程師可在SoC中進行cache-coherent subsystem的驗證,選用新思科技驗證IP (VIP)、ZeBu transactor以及支援ARM AMBAR介面規格(含最新AMBA 5 CHI)的Verdi Protocol Analyzer。

而軟體開發人員可以在ARM處理器上應用Virtualizer Development Kits (VDKs),以達成先期軟體開發;而晶片設計人員則可利用Platform Architect MCO,讓以ARM為基礎的系統,能在設計初期即完成功耗及效能的優化。對系統設計人員來說,他們可利用HAPSR以FPGA為礎的原型建造系統,加速以ARM CPU和GPU處理器為基礎的系統軟硬體整合和驗證。

除了上述的設計解決方案外,設計人員還能從新思科技的專業技術支援以及Core Optimization Service獲得協助,而這些專業支援是來自新思科技多年來,針對以ARM為基礎之設計所累積的成功經驗。

資料來源:電子工程專輯

arrow
arrow
    全站熱搜

    Shacho San 發表在 痞客邦 留言(0) 人氣()