從製造商的立場來看,除非實現矽穿孔(TSV)所增加的成本以及隨之而來的所有製程步驟都能夠因為晶片性能優勢而得到大部份的補償,或是製程與材料成本大幅降低,才可能加速3D IC的量產。 

因此,在今年初於法國舉行的歐洲3D TSV高峰會上,一個重要的問題是如何才能將擁有成本平均分配到整個供應鏈? 

該由誰來製造TSV? 

針對非MEMS IC,TSV也必須進一步微縮,這是因為如果你的TSV‘排除區域’(Keep out zone)耗用太多優質晶片面積的話,進展到下一代節點也並不一定有意義。由於這些製程需要的設備組合通常只在晶圓廠中才有,因此TSV的整合理想上應該由代工廠來完成,不過委外半導體組裝與測試(OSAT)服務供應商也有機會在某種程度上參與。此外,有些電路板(PCB)製造商也考慮在PCB基板中嵌入晶片,以主動矽中介層的形式實現2.5D整合。

除了當前經濟環境可能限制TSV在短期內量產,市調公司Gartner首席產業分析師Mark Stromberg預期,TSV市場還將面臨資金成本議題,從而限制了有能力建置這項技術的業者數量。這主要來自於增加的資本與材料成本,以及越來越多的製程步驟。“在過渡到10nm節點時,系統設計將需要利用TSV技術,”不過,Stromberg強調,屆時將會因為需要的龐大資本支出而減緩市場上僅存幾家主導IDM、代工廠以及一線半導體封裝測試服務(SATS)供應商之間的市場競爭。

Silver進一步指出:“在代工廠、OSAT和IDM競相搶佔510億美元的晶片組裝與測試市場之際,預計未來將會看到更多的併購發生。隨著封裝技術變得越來越先進,特別是在晶圓級,前段製程與後段封裝之間將會發生重新整併與融合。”

台積電(TSMC)泛歐地區(EMEA)副總裁Miekei Ieong介紹該公司的CoWoS(晶片-晶圓-基板)整合型晶片服務,利用次微米級矽中介層以TSV技術將多個晶片整合於單一封裝中。該公司可提供CoWoS量產同質元件,並表示已經展示了異質CoWoS。該512-bit Wide I/O DRAM測試晶片作業於200MHz核心頻率,在全速作業模式時甚至可過載高達285MHz。

圖1:台積電透過CoWos技術以28HPM製程量產異質3D IC。
圖1:台積電透過CoWos技術以28HPM製程量產異質3D IC。

“我們的1024-bit CoWoS DRAM可驅動至1GHz,支援達128GB/s的頻寬,”Ieong表示,該公司並計劃在今年第四季以前量產菊鏈式連接6顆晶片的高頻寬記憶體。 

針對較大的CoWoS元件,台積電已在60x60mm的基板上展示26x48mm的矽中介層。該公司表示在28nm邏輯晶片上堆疊記憶體已經準備就緒,也為客戶的測試載具設計與功能性驗證規劃了TSV設計原則。

Global Foundries負責封裝技術研發的Michael Thiele透露,該公司已在紐約州Malta的Fab 8廠安裝好TSV產線了,能以TSV為20nm元件以及未來的14nm元件特性進行整合。該公司同時也在其於新加坡的Fab 7廠安裝300mm TSV產線,用於製造矽中介層,以及在德國Dresden的Fab 1廠增加以TSV整合28nm元件特性。

“在考慮2.5D產品量產時,客戶通常期望代工廠能提出具代表性的測試載具及其所提供的系統級量化資料,”因此,Thiele表示Global Foundries為此採取雙管齊下的途徑,一方面利用可共享研發細節的外部測試載具,另一方面也建立自家的內部測試載具。 

因此,該公司同時透過OSAT合作夥伴以及自家公司內部開發矽中介層與微柱互連。但是,Thiele強調,良率不足以及供應鏈延遲,都可能中止該技術應用,特別是如果未能在供應鏈中清楚定義出產量的所有權分配。針對雷射鑽孔與填充TSV穿孔、暫時性晶圓鍵合與去鍵合,以及矽穿孔露出等關鍵製程步驟進一步降低成本,是3D IC得以落實大眾市場的另一個必備條件。 

新加坡科技研究局旗下微電子研究院(A-star Institute of Microelectronics;IME)產業開發總監Surya Bhattacharya則認為‘晶圓後段製程’(BEOL)與薄晶圓處理(包括暫時性晶圓鍵合與去鍵合-TBDB),才是3D IC元件的真正成本問題。他估計,由此所增加的製程本身就佔掉整體元件總成本的一半左右。

Bhattacharya大幅削減成本的方法在於利用厚光電介質(聚合物)中的低成本多層銅線路重佈電鍍(Cu RDL),它僅需使用更少的製程步驟,省略了CMP步驟與電介質蝕刻。IME已經開發出光阻材料,同時展示針對5/5um與3/3um等不同線寬與間距的Cu RDL製造以及介電層之間的三個金屬層。

銅線路重佈電鍍層具有3um線寬與6um聚合物間距,能夠在10mm互連導線上支援20Gbit/s訊號,相形之下,採用鑲嵌結構的昂貴1um線寬銅線路,在4um間距時只能支援到7.5Gbit/s。IME還嘗試在聚合物中採用2um細銅導線,計劃在2016年以前實現0.5um線寬,以持續其於先進TSV的競爭力。

Bhattacharya透露,這種方法最重要的是利用‘無載片’(carrier-less)技術,以避免或減少TBDB步驟;在晶片到晶圓鍵合與縫隙填充之後,整個晶圓由於背側矽穿孔露出而進行覆蓋成型與翻轉,並直接由環氧模型樹脂(EMC)維持。 

圖2:IME的‘無載片’製造流程採用晶圓級包覆成型。
圖2:IME的‘無載片’製造流程採用晶圓級包覆成型。

總之,移除後段的Cu RDL沈積製程與TBDB步驟後,Bhattacharya粗估,這種晶圓級製程的成本可大幅削減40%-50%。

美商應用材料(Applied Materials)矽系統事業群封裝技術與先進產品技術開發管理總監Sesh Ramaswami認同這一製程,並表示,“從銅鑲嵌結構過渡到在有機層上實現Cu RDL,則可以減少約15%至20%的製程成本。”

圖3:從銅鑲嵌結構過渡到Cu RDL約可減少約15%至20%的製程成本。
圖3:從銅鑲嵌結構過渡到Cu RDL約可減少約15%至20%的製程成本。
(來源:來源:Applied Materials)

縮短冗長又昂貴的CMP製程方法之一在於調整這種矽穿孔的生長及隨之而來的矽穿孔露出步驟,以便在矽穿孔露出時停止蝕刻,使CMP期間僅需移除很少材料,以開啟與修整矽穿孔至晶圓表面。 

Tel Nexx製程技術總監Steve Golovato則針對利用適形阻障-晶種(barrier-seed)層沈積的高深寬比TSV建置進行擁有成本分析。相較於利用離子化物理氣相沉積(I-PVD)阻障-晶種層沈積方式可能導致材料在矽穿孔上造成過度負擔(而需要進行更多CMP加以移除),Golovato表示,業界可以利用這種特殊的TSV填充來限制CMP的成本。

圖4:阻障-晶種層與填充<p>製程的擁有成本分析
圖4:阻障-晶種層與填充

製程的擁有成本分析

圖5:在矽穿孔中的阻障-晶種層覆蓋a)IPVD沈積的覆蓋不均勻且間距不一,而b)可實現100%的完美覆蓋
圖4:在矽穿孔中的阻障-晶種層覆蓋a)IPVD沈積的覆蓋不均勻且間距不一,而b)可實現100%的完美覆蓋

更有趣的是,Golovato預計,該公司的無電解銅適形阻障-晶種層沉積技術的TSV深寬比約20,可在晶圓級時實現比I-PVD更低50%的成本。

精確矽穿孔露出 

SPTS行銷副總裁David Butler則著眼於利用最佳化矽穿孔露出步驟,盡可能地使CMP步驟減至最少。根據Butler指出,SPTS已經開發出‘深反應離子蝕刻’(DRIE)設備,能夠實現高達4.7um/mn的蝕刻速率與±3.0%的均勻度,比競爭設備的蝕刻速率更快兩倍,同時也較濕式蝕刻途徑更快4倍。

另一項重要的進展是SPTS的ReVia原位穿孔露出端點偵測技術。該自動光學分析系統以紅外線(IR)干涉測量法為基礎,偵測正在晶圓表面進行蝕刻的一組穿孔,並能在偵測到矽穿孔尖端出現時,停止矽穿孔露出製程,從而實現僅高於表面1um的均勻露出高度。

圖6:SPTS的ReVia原位端點偵測分析實現高於晶圓表面僅1um的矽穿孔露出高度。
圖6:SPTS的ReVia原位端點偵測分析實現高於晶圓表面僅1um的矽穿孔露出高度。

這將有助於避免昂貴的重覆作業、矽穿孔未完全露出時必須進行更多的蝕刻作業,或是晶圓過度蝕刻造成的量產議題等。該公司還為蝕刻作業建置了雙重來源調整,讓設備能以放射狀在整個晶圓上嚴密控制蝕刻過程。這可在進行晶圓削薄步驟後,用於補償晶片厚度變異。最後,SPTS還介紹其下一代蝕刻設備Rapier XE,能夠以完全可調整的放射狀方式實現高達9um/mn的蝕刻速率,可望提高4倍的生產力。 

編譯:Susan Hong

(參考原文:Manufacturers’ top tips to cost-effective 3D IC production,by Julien Happich)

arrow
arrow
    全站熱搜

    Shacho San 發表在 痞客邦 留言(0) 人氣()